什么是LVDS输出?
•LVDS代表低电压差分信号,以1.2V的工作电压为中心,与电源无关。
•LVDS技术由ANSI / TIA / EIA-644行业标准定义。
•美国迪拉尼工程有限公司(DEI) 有许多晶体振荡器产品线,在3.3V和2.5V电源下具有LVDS输出选项。
LVDS输出的优点与缺点
• 优点:
- 与PECL输出相比,由于电压摆幅较小(通常约为350mV),功耗较低。
- 不易受噪声影响。
- 与CMOS / TTL相比,降低了EMI辐射。
• 缺点:
- 与PECL相比降低了抖动性能。
LVDS在哪里使用?
LVDS标准用于解决数据通信、电信、服务器、外设和计算机市场中需要高速数据传输的应用。
LVDS端接电路(推荐)
需要单个100Ω终端电阻。 一些接收器IC可能内部包含电阻器。
各种信号电平对比